洛桑联国理工学院(EPFL)实践室提出了一种新型的逻辑图和干系的优化步骤,可用于计划能效,速率或尺寸提升近20%的揣度机芯片。该实践室方才与电子计划主动化和芯片创造软件的环球指挥者Synopsys签定了许可和叙。
EPFL的集成体系实践室(LSI)已开辟出一种步骤,可通过以全新的格式绘造逻辑流程来消浸揣度机芯片的功耗哀求。通过对电子电道上数十亿个晶体管的门利用一组差异的逻辑成效,该体系缩短了电道的揣度程序。这意味着芯片计划职员能够使他们的芯片更幼,更疾或更节能。行业指挥者Synopsys方才通过非排他性许可和叙取得了利用该工夫的权益。
此日,大无数工程师利用电子计划主动化软件来计划电道。该软件步伐将繁杂的揣度模子转换成数十亿个微型晶体管的迷宫。由GiovanniDeMicheli指挥的LSI实践室正在计划主动化方面具有恒久和享誉环球的经历。惟有很少的公司和贸易产物正在利用,能够支持一切半导体行业的进展。卢卡·阿马鲁(LucaAmarù)–博士时候LSI的学生-起首从基础上蜕化计划主动化软件天生逻辑图的格式,以发作更好的计划。
具有揣度机科学博士学位的Amarù提出了一种仅利用两个逻辑原语的步骤:无数和逆变器。这些成效显示正在无数逆变器图(MIG)中。开头钻研解说,他的步骤能够裁汰奉行给定职责所需的逻辑程序。自后的实践表理会这一点,涌现MIG优化相对付准则步伐均匀裁汰了18%的逻辑级别。云云能够开释晶体管的才力来完工其他职责;工程师还能够操纵这些收益来提升芯片速率或缩幼摆设尺寸。
现正在,他是Synopsys的高级研发司理,他的涌现进一步增添了。他还开辟了一种新的布尔代数来流露逻辑函数,这为他的体系带来了非常的功效擢升。
实践室测试解说,Amarù的步骤还能够与市集上已有的组件(比方加法器和除法器)配合利用。凭据安放许可证和叙的EPFL工夫让与司理MauroLattuada的说法,该步骤组成了厉重的革命:“这种绘造集成电道图的新步骤不单将功耗,揣度年华或空间裁汰了近20%,但也为咱们供应了可用于其他行使步伐的新逻辑典型,比方计划和修正FPGA[现场可编程门阵列]或探乞降剖析数据集。”